多核ECU开发交流和培训会 (收费日:3天,15th -17th , April, 上海)
- TA 专题(第一天)
- 时间模型输入:AutoSAR, AMALTHEA, OT1
- 如何建立系统的时间模型:
- HW model, OS model, SW model
- Stimulation, Mapping, Architecture
- 系统要素和时间需求
- Event chains需求
- Process需求
- Runnable 需求
- Model的限制
- 仿真结果的显示和分析
- Process table, runnable table, hardware resource table
- Histogram view, Gantt chart view,load chart view
- Analyze event chains, analyze fulfillment of requirements
- evaluation view
- 如何优化系统时间特性
- 配置模型、资源部分,进行优化
- 优化结果的显示和分析
- TA inspector
- 不同Trace信息的导入
- 与其他工具的接口
- T1 专题 (第二天)
- 测试结果分析和系统优化
- CPU负荷—任务/SWF时间
- Memory分配—变量数据访问频率
- 多核负载平衡—最大时间
- 多核数据的分区访问—变量数据访问频率
- 如何找出时间异常bug
- 数据访问异常值
- Trap掉入
- 数据流/函数调用树
- 验证时间特性要求、限值和调度模型验证
- 如何集成T1, (T1与目标板接口(PLS), T1与HighTec编译器)
- HighTec 专题(第三天,上午)
- Link环节
- Make file
- Code coverage analysis with simulator
- Aurix based Applications source code with HighTec ( Hybridkit and EPS kit)
- PLS专题(第三天,下午)
- ED芯片的Trace和集成调试
- GTM调试
- 新功能介绍和演示,stack view, Trace analysis, A2L
- AuroRA Trace实现code coverage analysis功能